Assembleur 80x86 | PHSUBW |
---|---|
SSSE3 | Packed Horizontal Subtract Word |
Syntaxe
PHSUBW dest,source |
Description
Cette instruction permet d'effectuer la soustraction de mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination.
Algorithme
SI taille d'opérande = 64 bits ALORS dest(15..0) ← dest(15..0) - dest(31..16) dest(31..16) ← dest(47..32) - dest(63..48) dest(47..32) ← source(15..0) - source(31..16) dest(63..48) ← source(47..32) - source(63..48) SINON SI taille d'opérande = 128 bits ALORS dest(15..0) ← dest(15..0) - dest(31..16) dest(31..16) ← dest(47..32) - dest(63..48) dest(47..32) ← dest(79..64) - dest(95..80) dest(63..48) ← dest(111..96) - dest(127..112) dest(79..64) ← source(15..0) - source(31..16) dest(95..80) ← source(47..32) - source(63..48) dest(111..96) ← source(79..64) - source(95..80) dest(127..112) ← source(111..96) - source(127..112) FIN SI |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
PHSUBW mm1,mm2/m64 | 0Fh 38h 05h /r | Cette instruction permet d'effectuer la soustraction de mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
PHSUBW xmm1,xmm2/m128 | 66h 0Fh 38h 05h /r | Cette instruction permet d'effectuer la soustraction de mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 132 à 135.
Dernière mise à jour : Samedi, le 20 septembre 2014