Section courante

A propos

Section administrative du site

Assembleur 80x86

SMSW

INTEL 80386+ Store Machine Status Word

Syntaxe

SMSW operande

Description

Cette instruction permet d'entreposer le mot des états (soit les bits de 0 à 15 du registre de contrôle CR0) à partir du registre de tâche (TR) dans l'opérande cible.

Algorithme

operande ← CR0(15..0)

Mnémonique

Instruction Opcode Description
SMSW r/m16 0Fh 01h /4 Cette instruction permet d'entreposer le mot des états (soit les bits de 0 à 15 du registre de contrôle CR0) à partir du registre de tâche (TR) dans l'opérande cible.

Références

Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 447 à 349.

Dernière mise à jour : Lundi, le 8 septembre 2014