Assembleur 80x86 |
ADDSD |
INTEL Pentium 4+, SSE2 |
Add Scalar Double-Precision Floating-Point Values |
Syntaxe
Paramètres
Nom |
Description |
dest |
Ce paramètre permet d'indiquer l'opérande recevant le résultat |
source |
Ce paramètre permet d'indiquer l'opérande effectuant l'ajout au résultat |
Description
Cette instruction permet d'effectuer une addition de la partie basse d'une valeur réel de double précision d'une opérande source et destination et entrepose le résultat dans une opérande de destination de valeur réel de double précision.
Algorithme
MODULE ADDSD(dest,source)
dest(0..63) ← dest(0..63) + source(0..63)
|
Mnémonique
Instruction |
Opcode |
Description |
ADDSD xmm1, xmm2/m128 |
F2h 0Fh 58h /r |
Cette instruction permet d'effectuer une addition de la partie basse d'une valeur réel de double précision d'une opérande source et destination et entrepose le résultat dans une opérande de destination de valeur réel de double précision. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 88 à 90.
Dernière mise à jour : Vendredi, le 5 septembre 2014