Assembleur 80x86 | DIVPS |
---|---|
INTEL Pentium III+, SSE (KNI/MMX2) | Packed Single-Precision Floating-Point Divide |
Syntaxe
DIVPS dest,source |
Paramètres
Nom | Description |
---|---|
dest | Ce paramètre permet d'indiquer l'opérande à diviser et recevant le résultat |
source | Ce paramètre permet d'indiquer l'opérande contenant le diviseur |
Description
Cette instruction permet d'effectuer une division de valeur réel de simple précision de registre XMM ou d'emplacement mémoire de 128 bits.
Algorithme
MODULE DIVPS(dest,source) dest(31...0) ← dest(31...0) ÷ source(31..0) dest(63...32) ← dest(63...32) ÷ source(63..32) dest(95...64) ← dest(95...64) ÷ source(95..64) dest(127...96) ← dest(127...96) ÷ source(127..96) |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
DIVPS xmm1,xmm2/m128 | 0Fh 5Eh /r | Cette instruction permet d'effectuer une division de valeur réel de simple précision de registre XMM ou d'emplacement mémoire de 128 bits. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 365 à 366.
Dernière mise à jour : Lundi, le 1 septembre 2014