Assembleur 80x86 | FBLD |
---|---|
INTEL MPU 8087+ | Float dcB Load |
Syntaxe
FBLD source |
Description
Cette instruction charge la valeur de format DCB compactée après le registre mathématique ST(0).
Algorithme
MODULE FBLD(source) Décrémentation du pointeur de pile FPU ST(0) ← Source |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
FBLD mem80 | DFh /4 | Cette instruction charge la valeur de format DCB compactée après le registre mathématique ST(0). |
Voir également
Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique
Références
Le livre d'Or PC, Martin Althaus, 1992, ISBN: 2-7361-0934-1, page 842
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 399 à 400.
Dernière mise à jour : Vendredi, le 5 septembre 2014