Section courante

A propos

Section administrative du site

Assembleur 80x86

FLDLN2

INTEL MPU 8087+ Float Load Logarithmic Natural 2

Syntaxe

FLDLN2

Description

Cette instruction permet de mettre le résultat du logarithme de «e» de la base 10 dans ST(0).

Mnémonique

Instruction Opcode Description
FLDLN2 D9h EDh Cette instruction permet de mettre le résultat du logarithme de «e» de la base 10 dans ST(0).

Voir également

Langage de programmation - Assembleur 80x86 - MPU : Coprocesseur mathématique

Références

Le livre d'Or PC, Martin Althaus, 1992, ISBN: 2-7361-0934-1, page 846
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 449 à 450.

Dernière mise à jour : Vendredi, le 5 septembre 2014