Assembleur 80x86 | HSUBPD |
---|---|
INTEL Pentium 4 (SSE3)+ | Packed Double-FP Horizontal Subtract |
Syntaxe
HSUBPD destination, source |
Description
Cette instruction permet d'effectuer la soustraction horizontal de paquet de nombre réel de double précision des deux opérandes.
Algorithme
destination(0..63) ← destination(0..63) - destination(64..127) destination(64..127) ← source(0..63) - source(64..127) |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
HSUBPD xmm1, xmm2/m128 | 66h 0Fh 7Dh /r | Cette instruction permet de soustraire horizontalement les paquets de simple précisions de xmm2/m128 à xmm1 |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 551 à 555.
Dernière mise à jour : Vendredi, le 5 septembre 2014