Section courante

A propos

Section administrative du site

Assembleur 80x86

HSUBPS

INTEL Pentium 4 (SSE3)+ Packed Single-FP Horizontal Subtract

Syntaxe

HSUBPS destination, source

Description

Cette instruction permet d'effectuer la soustraction horizontal de paquet de nombre réel de double précision des deux opérandes.

Algorithme

destination(0..31) ← destination(0..31) - destination(32..63)
destination(32..63) ← destination(64..95) - destination(96..127)
destination(64..95) ← source(0..31) - source(32..63)
destination(96..127) ← source(64..95) - source(96..127)

Mnémonique

Instruction Opcode Description
HSUBPS xmm1, xmm2/m128 F2h 0Fh 7Dh /r Cette instruction permet d'effectuer la soustraction horizontal de paquet de nombre réel de double précision des deux opérandes.

Références

Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2A: Instruction Set Reference, A-M, Edition Intel, Mars 2010, Publication No. 253666-034US, page 555 à 558.

Dernière mise à jour : Vendredi, le 5 septembre 2014