Assembleur 80x86 | PHADDSW |
---|---|
SSSE3 | Packed Horizontal Add and Saturate Word |
Syntaxe
PHADDSW dest,source |
Description
Cette instruction permet d'effectuer l'addition de mot entier horizontalement adjacent avec saturation d'un opérande source et opérande destination et met le résultat dans l'opérande destination.
Algorithme
MODULE PHADDSW(dest,source) SI taille d'opérande = 64 bits ALORS dest(15..0) ← SaturateToSignedWord((dest(31..16) + dest(15..0)) dest(31..16) ← SaturateToSignedWord(dest(63..48) + dest(47..32)) dest(47..32) ← SaturateToSignedWord(source(31..16) + source(15..0)) dest(63..48) ← SaturateToSignedWord(source(63..48) + source(47..32)) SINON SI taille d'opérande = 128 bits ALORS dest(15..0) ← SaturateToSignedWord(dest(31..16) + dest(15..0)) dest(31..16) ← SaturateToSignedWord(dest(63..48) + dest(47..32)) dest(47..32) ← SaturateToSignedWord(dest(95..80) + dest(79..64)) dest(63..48) ← SaturateToSignedWord(dest(127..112) + dest(111..96)) dest(79..64) ← SaturateToSignedWord(source(31..16) + source(15..0)) dest(95..80) ← SaturateToSignedWord(source(63..48) + source(47..32)) dest(111..96) ← SaturateToSignedWord(source(95..80) + source(79..64)) dest(127..112) ← SaturateToSignedWord(source(127..112) + source(111..96)) FIN SI |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
PHADDSW mm1,mm2/m64 | 0Fh 38h 03h /r | Cette instruction permet d'effectuer l'addition de mot entier horizontalement adjacent avec saturation d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
PHADDSW xmm1,xmm2/m128 | 66h 0Fh 38h 03h /r | Cette instruction permet d'effectuer l'addition de mot entier horizontalement adjacent avec saturation d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 126 à 128.
Dernière mise à jour : Samedi, le 20 septembre 2014