Assembleur 80x86 | PHSUBD |
---|---|
SSSE3 | Packed Horizontal Subtract Doubleword |
Syntaxe
PHSUBD dest,source |
Description
Cette instruction permet d'effectuer la soustraction de double mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination.
Algorithme
SI taille d'opérande = 64 bits ALORS dest(31..0) ← dest(31..0) - dest(63..32) dest(63..32) ← source(31..0) - source(63..32) SINON SI taille d'opérande = 128 bits ALORS dest(31..0) ← dest(31..0) - dest(63..32) dest(63..32) ← dest(95..64) - dest(127..96) dest(95..64) ← source(31..0) - source(63..32) dest(127..96) ← source(95..64) - source(127..96) FIN SI |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
PHSUBD mm1,mm2/m64 | 0Fh 38h 06h /r | Cette instruction permet d'effectuer la soustraction de double mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
PHSUBD xmm1,xmm2/m128 | 66h 0Fh 38h 06h /r | Cette instruction permet d'effectuer la soustraction de double mot entier horizontalement adjacent d'un opérande source et opérande destination et met le résultat dans l'opérande destination. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 132 à 135.
Dernière mise à jour : Samedi, le 20 septembre 2014