Assembleur 80x86 | PSRLDQ |
---|---|
INTEL Pentium 4 (SSE2)+ | Shift Double Quadword Right Logical |
Syntaxe
PSRLDQ destination, source |
Description
Cette instruction permet d'effectuer le décalage de bits vers la droite d'un paquet de double quadruple mots.
Algorithme
Temporaire ← source SI Temporaire > 15 ALORS Temporaire ← 16 FIN SI destination = destination >> (Temporaire x 8) |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
PSRLDQ xmm1, imm8 | 66h 0Fh 73h /3 ib | Cette instruction permet d'effectuer le décalage de bits vers la droite d'un paquet de double quadruple mots. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 283 à 284.
Dernière mise à jour : Vendredi, le 5 septembre 2014