Assembleur 80x86 |
PSRLQ |
INTEL Pentium Pro+ |
Packed Shift Right Logical Qwords |
Syntaxe
PSRLQ destination, source
|
Description
Cette instruction permet d'effectuer le décalage de bits vers la droite d'un quadruple mot.
Algorithme
destination(63..0) ← destination(63..0) >> source
|
Mnémonique
Instruction |
Opcode |
Description |
PSRLQ mm,mm/m64 |
0Fh D3h /r |
Cette instruction permet d'effectuer le décalage de bits vers la droite d'un quadruple mot. |
PSRLQ mm,Imm8 |
0Fh 73h /2 Imm8 |
Cette instruction permet d'effectuer le décalage de bits vers la droite d'un quadruple mot. |
Références
Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 285 à 289.
Dernière mise à jour : Vendredi, le 5 septembre 2014