Section courante

A propos

Section administrative du site

Assembleur 80x86

SHUFPS

INTEL Pentium III+, SSE (KNI/MMX2) Shuffle Packed Single-Precision Floating-Point Values

Syntaxe

SHUFPS destination, source, select

Description

Cette instruction permet de copier 4 paquets de valeurs de format réel de simple précision dans une opérande destinataire dans la partie basse d'un quadruple mot de celle-ci et copie 2 des 4 paquets de valeurs de format réel de simple précision dans l'opérande source dans la partie haute d'un quadruple mot de l'opérande destinataire.

Algorithme

EVALUER CAS select(0..1)
   CAS 0:
      destination(0..31) ← destination(0..31)
   CAS 1:
      destination(0..31) ← destination(32..63)
   CAS 2:
      destination(0..31) ← destination(64..95)
   CAS 3:
      destination(0..31) ← destination(96..127)
FIN EVALUER CAS
EVALUER CAS select(2..3)
   CAS 0:
      destination(32..63) ← destination(0..31)
   CAS 1:
      destination(32..63) ← destination(32..63)
   CAS 2:
      destination(32..63) ← destination(64..95)
   CAS 3:
      destination(32..63) ← destination(96..127)
FIN EVALUER CAS
EVALUER CAS select(4..5)
   CAS 0:
      destination(64..95) ← source(0..31)
   CAS 1:
      destination(64..95) ← source(32..63)
   CAS 2:
      destination(64..95) ← source(64..95)
   CAS 3:
      destination(64..95) ← source(96..127)
FIN EVALUER CAS
EVALUER CAS select(6..7)
   CAS 0:
      destination(96..127) ← source(0..31)
   CAS 1:
      destination(96..127) ← source(32..63)
   CAS 2:
      destination(96..127) ← source(64..95)
   CAS 3:
      destination(96..127) ← source(96..127)
FIN EVALUER CAS

Mnémonique

Instruction Opcode Description
SHUFPS xmm, xmm, imm8 0Fh C6h /r ib Cette instruction permet de copier 4 paquets de valeurs de format réel de simple précision dans une opérande destinataire dans la partie basse d'un quadruple mot de celle-ci et copie 2 des 4 paquets de valeurs de format réel de simple précision dans l'opérande source dans la partie haute d'un quadruple mot de l'opérande destinataire.

Références

Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 2B: Instruction Set Reference, N-Z, Edition Intel, Mars 2010, Publication No. 253667-034US, page 437 à 440.

Dernière mise à jour : Lundi, le 8 septembre 2014