Assembleur 80x86 | VFMSUB231SD |
---|---|
FMA (INTEL) | Fused Multiply-Subtract of Scalar Double-Precision Floating-Point Values |
Syntaxe
VFMSUB231SD destination, source2, source3 |
Description
Cette instruction permet d'effectuer la multiplication de la partie basse de paquets de valeur réel de double précision d'un deuxième opérande source avec la partie basse de paquets de valeurs réels de double précision du troisième opérande source, soustrait la précision infinie intermédiaire au résultat de la partie basse de paquets dans le premier opérande source, effectue l'arrondissement et entrepose le résultat de paquets de valeurs réel de double précision dans un opérande de destination (premier opérande source).
Algorithme
destination(63..0) ← RoundFPControl_MXCSR(source2(63..0) x source3(63..0) - destination(63..0)) destination(127..64) ← destination(127..64) destination(255..128) ← 0 |
Mnémonique
Instruction | Opcode | Description |
---|---|---|
VFMSUB231SD xmm0, xmm1,xmm2/m64 | (VEX.DDS.128) 66h 0Fh 38h W1 BBh /r | Cette instruction permet d'effectuer la multiplication de la partie basse de paquets de valeur réel de double précision d'un deuxième opérande source avec la partie basse de paquets de valeurs réels de double précision du troisième opérande source, soustrait la précision infinie intermédiaire au résultat de la partie basse de paquets dans le premier opérande source, effectue l'arrondissement et entrepose le résultat de paquets de valeurs réel de double précision dans un opérande de destination (premier opérande source). |
Dernière mise à jour : Lundi, le 8 septembre 2014