Section courante

A propos

Section administrative du site

Assembleur 80x86

VLDMXCSR

AVX (AMD ou INTEL) Vector Load MXCSR Register

Syntaxe

VLDMXCSR source

Description

Cette instruction permet d'effectuer le chargement du mot de contrôle (MXCSR) d'une opérande mémoire 32 bits pour l'AVX.

Algorithme

MXCSRsource

Mnémonique

Instruction Opcode Description
VLDMXCSR m32 (VEX.128) 0Fh AEh /2 Cette instruction permet d'effectuer le chargement du mot de contrôle (MXCSR) d'une opérande mémoire 32 bits pour l'AVX.


Dernière mise à jour : Samedi, le 2 août 2014