Introduction
Le microprocesseur IBM 486DLC2 est cadencé deux fois plus vite que les microprocesseurs 486DLC. Dans les faits, il est comme IBM 486SLC, mais avec un bus de données 32 bits, un bus d'adresses 32 bits et le triplement d'horloge (BLX3). Ce microprocesseur a été utilisé dans le ThinkPad 510Cs.
Fiche technique
Voici les caractéristiques de la puce «486DLC2» d'«IBM» :
Spécification | Description |
---|---|
Fabricant | IBM |
Modèle | 486DLC2 |
Date de conception | Novembre 1993 |
Bus de données | 32 bits |
Bus d'adressage interne | 32 bits |
Bus d'adressage externe | 32 bits |
Taille du cache | 16 KiloOctets (4 ensemble de chemins associatif, d'écriture à travers) |
Cadencé à | 50 MHz ou 66 MHz |
Programmation
Langage | Description |
---|---|
Assembleur 80x86 | Langage Assembleur pour la famille des microprocesseurs 80x86 |
Dernière mise à jour : Mercredi, le 16 août 2017